Nouvelle architecture de DDS haute fréquence basse consommation compatible CMOS basée sur un incrément de phase variable - Université Toulouse III - Paul Sabatier - Toulouse INP Accéder directement au contenu
Communication Dans Un Congrès Année : 2015

Nouvelle architecture de DDS haute fréquence basse consommation compatible CMOS basée sur un incrément de phase variable

Résumé

Après un bref rappel des architectures conventionnelles de synthétiseurs digitaux directs (DDS) et des différents compromis qu'elles imposent en termes de consommation, de montée en fréquence, de diversité des formes d'ondes et de technologie utilisée, nous présentons une nouvelle architecture de DDS capable de réconcilier ces différentes contraintes, basée sur un générateur d'incréments de phase variables. Cet article présente le principe, les simulations comportementales ainsi que les résultats obtenus sur une technologie CMOS 65 nm.
Fichier principal
Vignette du fichier
KA-ET-JNM2015.pdf (1.59 Mo) Télécharger le fichier
Origine : Fichiers produits par l'(les) auteur(s)
Loading...

Dates et versions

hal-01136147 , version 1 (26-03-2015)

Identifiants

  • HAL Id : hal-01136147 , version 1

Citer

Kamel Achour, Éric Tournier. Nouvelle architecture de DDS haute fréquence basse consommation compatible CMOS basée sur un incrément de phase variable. Journées Nationales Microondes ( JNM ) 2015, Jun 2015, Bordeaux, France. ⟨hal-01136147⟩
205 Consultations
188 Téléchargements

Partager

Gmail Facebook X LinkedIn More